Portal de Eventos Científicos da UTFPR (EVIN), XXIII Seminário de Iniciação Científica e Tecnológica da UTFPR

Tamanho da fonte: 
Modelagem e integração de um sistema embarcado em FPGA utilizando a interface Avalon para transferência e processamento de sinais de ultrassom
Lucas Scherbaty, Amauri Amorin Assef

Última alteração: 2019-05-03

Resumo


A geração de imagens por ultrassom, por apresentar altas frequências de amostragem e, consequentemente, um grande volume de informações a serem transmitidas e processadas, torna-se um grande desafio para projetos em tempo real. Para enfrentar tal demanda, esse trabalho apresenta um sistema para a transferência de dados entre um processador NIOS II de 32 bits com um filtro FIR passa-faixa desenvolvido em uma arquitetura DSP baseada em FPGA. Logo, a interação com a arquitetura DSP para processamento em hardware traz alguns benefícios, como a possibilidade de implementação de comunicação Ethernet para a transferência dos dados brutos de aquisição. Para a validação experimental foram utilizados dois kits DE2-115 para a transferência de 2000 words de dados. O processo de interação com a arquitetura DSP desenvolvida a partir da biblioteca DSP Builder/Simulink para transmissão e processamento efetivo de dois pacotes de 2000 bytes foi de 2,8 ms. A velocidade para o processamento completo e transferência de dados foi limitada a 1,4 MB/s. O projeto ocupou 13% dos elementos lógicos de hardware da FPGA. Dessa forma, o trabalho que teve como objetivo modelar um sistema de transferência de dados entre um processador embarcado em FPGA e uma aplicação DSP de filtragem digital foi concluído com sucesso.

Palavras-chave


FPGA. DSP Builder. Interface Avalon. NIOS II. Filtro Passa-Faixa.

Texto completo: PDF